Arrangement

Programmering af hardware til FPGA'ere med C-kode

Foredraget vil give eksempler på High Level Synteses (HLS), hvor man med kompiler direktiver og SystemC kan styre og optimere kompileringen af C-kode til et hardware design.

Aarhus N

Onsdag d. 24. september 2014

Kl. 15:00 - 17:00

Fra 0 kr.

 

Beskrivelse

Det er nu muligt at programmere hardware til FPGA’ere med C eller C++.  Foredraget vil give eksempler på, hvordan algoritmer skrevet i C/C++ kan kompileres og realiseres til et FPGA design, hvor dele af algoritmen afvikles i enten hardware eller software. Fokus vil være på High Level Synthesis (HLS), hvor man med kompiler direktiver og SystemC kan styre og optimere kompileringen af C-kode til et hardware design.

Der vil være eksempler fra industrien, hvor man er begyndt at bruge FPGA’ere og HLS. Her kan man med HLS opnå en øget performance, som skabes med en parallel hardware processering uden at udviklingstiden forøges væsentlig. 

Foredragsholder: Kim Bjerge, Ingeniørhøjskolen Aarhus Universitet og Sune Mai, SkyTEM

Sted: Aarhus Universitet, Ingeniørhøjskolen, Finlandsgade 22, 8200 Aarhus N.

Gratis arrangement.

 

 

Praktisk Info

Hvor

Ingeniørhøjskolen i Aarhus, IHA - KAT

Finlandsgade 22, Katrinebjerg

8200 Aarhus N

235E


Hvornår

Onsdag d. 24. september 2014

Kl. 15:00 - 17:00


Pris

Deltager, ikke medlem af IDA

0 kr.

Studerende, ikke medlem af IDA

0 kr.

Firmamedlem

0 kr.

Medlem af arrangør

0 kr.

Ledig

0 kr.

Medlem

0 kr.

Seniormedlem

0 kr.

Studiemedlem

0 kr.

Ingeniør, ej medl. IDA

2.000 kr.

Tilmeldingsfrist

19. september 2014 - kl. 23:59


Antal pladser

60


Ledige pladser

31


Arrangementsnr.

311156


Arrangør

IDA Embedded